설계 regulator 설계
페이지 정보
작성일 19-09-22 18:08
본문
Download : 설계 regulator 설계.hwp
위의 리플을 보면 거의 0에 수렴하는 것을 알 수 있따
(c) 위의 filter 회로를 2개 연속적으로(Series connection) 하였을 때, 리플율은 어떻게 변하나
리플전압 / 평균(average)전압 = (Vmax - Vmin) / …(To be continued )
설계,regulator,설계,공학기술,레포트
설계 regulator 설계
설명
레포트/공학기술
다.
(2) 1의 과정이 완성되면 RC Filter를 이용하여, 리플율(ρ)이 20% 이하인 wave를 만들어 보라. 참고로 리플율은 전압의 평균(average)값과 리플전압의 비(ratio)이다.
(a) RC filter 회로를 그려라. 그리고 이때 사용된 filter의 R, C값은 얼마인가
사용한 저항과 커패시터 ☞ R=10k, C=330uF
(b) filter 회로의 주파수 vs. 전압 gain의 속성 곡선을 simulation을 이용하여 나타내시오. 그래프에 특정주파수 fc를 나타내시오.
리플전압 / 평균(average)전압 = (Vmax - Vmin) / {(Vmax - Vmin)/2 + Vmin} = 0.2 이하의 값을 만들어야 한다. 이 입력신호를 위의 회로에 인가하여 출력 파형을 얻는 과정이다. 다음과정에 의해 Task 를 수행 해 보시오.
(1) Full wave rectifier 회로를 이용하여 10V의 정현파를 양(positive)의 반쪽(half)의 sine 파를 만들어보라. 이때 full wave rectifier는 4개의 다이오드가 이용되는 bridge형태의 rectifier를 이용하시오.
(a) Full wave rectifier 회로
(b) 사용된 inputwjsdkq의 크기 및 주파수
☞ 10V의 정형파 60Hz의 주파수를 사용하였다.
(c)다이오드의 전류-전압 속성 을 그리시오.
☞ 문턱전압인 0.7V까지 전류가 흐르지 않다가 이 전압보다 큰 전압이 인가되면 전류는 증
가하며 흐른다.설계 regulator 설계
설계 regulator 설계 , 설계 regulator 설계공학기술레포트 , 설계 regulator 설계
순서
Download : 설계 regulator 설계.hwp( 87 )




설계 프로젝트 1 : Regulator 설계
2007057384 이제택
다이오드의 여러 가지 속성 을 이용하여 정현파(sine wave)를 7~10V DC전압으로 만들려고 한다.